"The FPGA earned the Milestone designation because it introduced iteration to semiconductor design. Engineers could redesign hardware repeatedly without fabricating a new chip, dramatically reducing development risk and enabling faster innovation at a time when semiconductor costs were rising rapidly."

https://spectrum.ieee.org/fpga-chip-ieee-milestone

#IEEE #Milestones #History #Technology #Engineering #FPGAs

The FPGA Chip Is an IEEE Milestone

Field-programmable gate array is recognized as an IEEE Milestone

IEEE Spectrum

📡 TinyWSPR – Erzeugung von Kurzwellensignalen auf Open-Source-Silizium

Der Weak Signal Propagation Reporter (#WSPR, ausgesprochen „whisper“) ist ein im Amateurfunk bekanntes Werkzeug zur Analyse der Ausbreitung von Kurzwellensignalen. Diese Signale werden an der Ionosphäre gebrochen, wodurch sie bemerkenswerte Entfernungen rund um den Globus zurücklegen können – und das mit sehr geringen Sendeleistungen von nur wenigen Milliwatt.

Das von Nobelpreisträger Joe Taylor (K1JT) entwickelte Tool erfordert normalerweise einen PC mit spezieller Software sowie einen Kurzwellensender. Während in der Vergangenheit zahlreiche Embedded-Lösungen entwickelt wurden – unter Verwendung von Mikrocontrollern oder #FPGAs –, gab es bisher keinen integrierten Schaltkreis, der native #WSPR-Funktionalität bietet.

Bis jetzt! In einer Zusammenarbeit zwischen der JKU Linz (Simon Dorrer, OE3SDE und Harald Pretl) und der Julius-Maximilians-Universität Würzburg (Jonathan Hager, DK7JH und Matthias Jung, DL9MJ) haben wir einen vollständig WSPR-fähigen Sender im TT-Sky25b-Prozess implementiert – realisiert als 130-nm-Analog-Mixed-Signal-Design via Tiny Tapeout.

Das Design besteht aus zwei Hauptkomponenten: einem digitalen Subsystem, das die Sendesymbole aus den Nachrichteninformationen (Rufzeichen des Operators, Leistungspegel und Standort) generiert, und einem analogen Subsystem, das die eigentliche HF-Modulation durchführt. Der digitale Teil verwendet einen CORDIC-IP-Block und einen Sigma-Delta-Modulator, um ein komplexes analoges Basisbandsignal zu erzeugen. Dieses Signal wird anschließend von einem IQ-Modulator moduliert, gefiltert und von einer vollständig analogen HF-Kette verstärkt.

Nun müssen wir nur noch warten, bis der Chip aus der Fertigung (Fab) zurückkehrt, bevor wir ihn endlich „on air“ bringen können.

In der Zwischenzeit haben wir Prototypen mehrerer IP-Blöcke des Chips auf FPGAs getestet, und die Ergebnisse sind bemerkenswert: Mit nur ~10 mW Sendeleistung kann unser Signal auf dem 40-m-Amateurband in ganz Mitteleuropa empfangen werden. Sobald der gefertigte #TinyTapeout-Chip eintrifft, werden wir die ersten Übertragungstests durchführen.
Informationen zum analogen Teil (in englischer Sprache): https://tinytapeout.com/chips/ttsky25b/tt_um_TinyWhisper
Informationen zum digitalen Teil (in englischer Sprache): https://tinytapeout.com/chips/ttsky25b/tt_um_cejmu_wspr

Quelle: Englischer Linkedin-Post von Prof. Dr. Matthias Jung DL9MJ

#OpenSource #ChipDesign #CDG TinyTapeout #ASIC #HAMRADIO #Amateurfunk Amateurradio #Radio #K1JT #DARC

Image Processing Blocks
Here are common #imageProcessing functions which can implemented in #imageSensors, ASICs and on #FPGAs.

https://wiki.pythonlinks.info/image-processing-blocks
Image Processing Blocks
Here are common #imageProcessing functions which can implemented in #imageSensors, ASICs and on #FPGAs.

https://wiki.pythonlinks.info/image-processing-blocks
🚀 In a groundbreaking revelation, we discover that #FPGAs can fit in USB ports! 🙄 Apparently, playing with decades-old tech is "interesting" if you add enough jargon. 🦖 Who knew routing signals in a thumb drive was the pinnacle of innovation? 😅
https://danielmangum.com/posts/spi-routing-ice40-fpga/ #USBInnovation #TechTrends #SignalRouting #NerdHumor #HackerNews #ngated
Interesting SPI Routing with iCE40 FPGAs

A few weeks ago I posted about how much fun I was having with the Fomu FPGA development board while travelling. This project from Tim ‘mithro’ Ansell and Sean ‘xobs’ Cross is not new, but remains a favorite of mine because of how portable it is — the entire board can fit in your USB port! The Fomu includes a Lattice Semiconductor iCE40 UltraPlus 5K, which has been a popular FPGA option over the past few years due to the reverse engineered bitstream format and ability to program it with a fully open source toolchain (see updated repository here).

Interesting SPI Routing with iCE40 FPGAs

A few weeks ago I posted about how much fun I was having with the Fomu FPGA development board while travelling. This project from Tim ‘mithro’ Ansell and Sean ‘xobs’ Cross is not new, but remains a favorite of mine because of how portable it is — the entire board can fit in your USB port! The Fomu includes a Lattice Semiconductor iCE40 UltraPlus 5K, which has been a popular FPGA option over the past few years due to the reverse engineered bitstream format and ability to program it with a fully open source toolchain (see updated repository here).

Discover how GPUs accelerate the power of Generative AI, enabling groundbreaking creativity and innovation. Explore the tradeoffs, challenges, and alternatives to GPUs, and learn how to make informed decisions for your AI projects. #GenerativeAI #GPU #DeepLearning #AIInnovation #Technology #FPGAs #TPUs #AIHardware #ArtificialIntelligence #AIOptimization
https://medium.com/@sanjay.mohindroo66/unlocking-the-power-of-generative-ai-with-gpu-acceleration-6075b9194d66
Unlocking the Power of Generative AI with GPU Acceleration

Generative AI represents a significant leap in artificial intelligence, capable of autonomously creating content that mimics human creativity. This advanced technology relies heavily on Graphics…

Medium
MLP Accelerators are Changing TinyML for Edge Computing - Rackenzik

MLP accelerators enhance TinyML by optimizing AI inference on edge devices, enabling fast, power-efficient processing without cloud reliance.

Rackenzik

I really start to like #uxn and #varvara. It's such a minimalist architecture and it's also open source and open standard.

If I have enough time I'll make a "doom's day" computer in #verilog and I'll probably buy one of those small #FPGAs from #Olimex.