* Lámina 49: Divisor del reloj del sistema entre 2
https://github.com/Obijuan/Icestudio-Digital/wiki/sysdiv%E2%80%902

* Generacion de una señal periodica de frecuencia Fsys/2
* En el caso de la Alhambra-II la frecuencia de la señal de salida es de 6Mhz
* Se utiliza un contador unario módulo 2
* El ciclo de trabajo es del 50%

#FPGAwars #Icestudio

* Lámina 47: Contador unario módulo 3
https://github.com/Obijuan/Icestudio-Digital/wiki/unary%E2%80%90mod3

* Contador que cuenta en unario hasta 2 (II), y comienza de nuevo desde 0
* Es el primer circuito que nunca para, realizando periódicamente la cuenta de 0 a 2 (en unario) a la velocidad del reloj del sistema
* Es el primer circuito que nos permite generar señales periódicas. Es gracias a la señal de feedback
* Tiene un diagrama de estados cíclico

#FPGAwars #Icestudio

* Lámina 46: Contador unario de 3 marcas con reset

https://github.com/Obijuan/Icestudio-Digital/wiki/unary%E2%80%90iii%E2%80%90rst

* Contador que cuenta en unario hasta 3 (III), a la velocidad del reloj del sistema

* Tiene la capacidad de volver al estado inicial (0, ninguna marca) al apretar el pulsador de reset. Las puertas AND de habilitación son las que permiten que la cuenta "avance" cuando no hay reset, y que vuelva a 0 cuando se apriete el reset (rst=1 --> ena=0)

#FPGAwars #Icestudio

En el "Rural worshop" de "pinos del valley", visitando al Maestro de Maestros Eladio

¡Qué ganas tenía de volver a verte!

#FPGAWars #Icestudio #AlhambraII

* Lámina 38: Contador unario de 2 marcas
https://github.com/Obijuan/Icestudio-Digital/wiki/unary%E2%80%90ii

* Mediante la conexión serie de dos biestables D del sistema ya tenemos nuestro primer contador primitivo: uno que cuenta ciclos en unario, hasta 2 (II)

* Esta propiedad de contar emerge de la capacidad para mover bits por el circuito, que aparece al conectar biestables

#FPGAwars #Icestudio

* Lámina 29: Biestable D del sistema

-Primer elemento secuencial

https://github.com/Obijuan/Icestudio-Digital/wiki/ax%E2%80%90sysdff

#FPGAwars #Icestudio

* Lámina 014: Elemento primitivo AND

https://github.com/Obijuan/Icestudio-Digital/wiki/014%E2%80%90ax%E2%80%90and

Conceptos nuevos
* Introducción de la puerta lógica AND
* Primer circuito con 2 entradas
* Operación booleana de multiplicación

#FPGAwars #Icestudio

* Lámina 010: Elemento primitivo: Puerta NOT

https://github.com/Obijuan/Icestudio-Digital/wiki/010%E2%80%90ax%E2%80%90not

Este es el primer circuito que utiliza una puerta lógica. Hasta ahora, todos los circuitos precedentes lo único que hacían era transportar y generar bits, pero NO manipularlos. La operación más básica de manipulación es la puerta NOT, que invierte un bit

Como es un circuito combinacional, queda totalmente representado por su tabla de verdad

#FPGAwars #Icestudio

* Lámina 008: Etiqueta con duplicación de bits. Circuitos derivados

https://github.com/Obijuan/Icestudio-Digital/wiki/008%E2%80%90label%E2%80%90dup

Este es el primer circuito derivado, construido a partir de circuitos anteriores aplicando principios mencionados anteriormente

#FPGAwars #icestudio