🆕 新着Qiita記事をお知らせします。​

​『vivadoでカスタムIPコアを作る』
https://qiita.com/0x20FE/items/7032e8432b60df8a52e8 by @0x20fe @​Qiita

#fpga_qiita #hdl_qiita #vivado_qiita

vivadoでカスタムIPコアを作る - Qiita

ZYNQの周辺回路のカスタムIPを作る話は、PYNQで遊ぶシリーズ 第6回 [カスタムIPを作ってPYNQ overlayに組み込む](https://qiita.com/0x20FE/items/ece9f0cc0340763dd...

🆕 新着Qiita記事をお知らせします。​

​『デザイン向けSystem Verilog』
https://qiita.com/vega77/items/398a343ae616bd618f22 by @vega77 @​Qiita

#verilog_qiita #hdl_qiita #systemverilog_qiita #veriloghdl_qiita #rtl_qiita

デザイン向けSystem Verilog - Qiita

VerilogからSystemVerilogにアップグレードされて、Verilogの弱点の多くが解消され、ほぼ弱点が無くなったんじゃないかと言える。しかし、強化、改善された内容多くは検証向けで、インターネットの情報でも検証向けが圧倒的...

🆕 新着Qiita記事をお知らせします。​

​『Visual Studio Code + Markdown Preview Enhancedでタイミング図を描く』
https://qiita.com/Ogawan/items/b5a07706ace3ce550709 by @ogawan @​Qiita

#markdown_qiita #hdl_qiita #vscode_qiita

Visual Studio Code + Markdown Preview Enhancedでタイミング図を描く - Qiita

初Qiita。使い方がよく分からない。 Visual Studio CodeでMarkdown Preview Enhanced(MPE)拡張を使うためのメモ。 いつも使おうと思うと使えなくなっているので備忘のため記録。 環境はWi...

🆕 新着Qiita記事をお知らせします。​

​『FPGA内蔵メモリを使ったアキュムレータ(フォワーディングによるインターロックなしヒストグラム集計)』
https://qiita.com/Ryuz/items/89f2f1f3583032cb1dcd by @ryuz @​Qiita

#verilog_qiita #fpga_qiita #hdl_qiita #計算機科学_qiita #rtl_qiita

FPGA内蔵メモリを使ったアキュムレータ(フォワーディングによるインターロックなしヒストグラム集計) - Qiita

# はじめに FPGAなどで画像処理などをしているとヒストグラム集計など統計情報を計算したくなる時があります。 そこでCPUの設計などで用いられるフォワーディングというテクニックを用いて、インターロックなしでメモリに値を集計するモジュ...

🆕 新着Qiita記事をお知らせします。​

​『Verilog 95での符号付演算』
https://qiita.com/vega77/items/aff27aed365db111c1ee by @vega77 @​Qiita

#verilog_qiita #hdl_qiita #rtl_qiita

Verilog 95での符号付演算 - Qiita

今時Verilog95での開発とかないと思うのであまり需要はないかもしれないけど、昔signedとかないverilog95で符号付演算をする時にどうしていたかを残しておこうと思う。何かの参考になればと思う。 ```verilog: ...

🆕 新着Qiita記事をお知らせします。​

​『「コンピュータシステムの理論と実装」をやりきりました』
https://qiita.com/y-meguro/items/dc11c31cc2667aa20b3c by @y_meguro @​Qiita

#vm_qiita #hdl_qiita #アセンブラ_qiita #os_qiita #コンピュータシステムの理論と実装_qiita

「コンピュータシステムの理論と実装」をやりきりました - Qiita

[コンピュータシステムの理論と実装](https://www.oreilly.co.jp/books/9784873117126/) をやりきったので、メモを残しておきます。 # 本の紹介 [コンピュータシステムの理論と実装](ht...

🆕 新着Qiita記事をお知らせします。​

​『Demultiplexor をhdl で記述した際のメモ』
https://qiita.com/queq1890/items/0df5251411a4e1b24a7a by @queq1890 @​Qiita

#hdl_qiita

Demultiplexor をhdl で記述した際のメモ - Qiita

「コンピュータシステムの理論と実装 ―モダンなコンピュータの作り方」の「1章 ブール論理」より、Demultiplexor をいくつかhdl で書いてみたので、考え方のメモ。 ## DMux `a` が1になるのは`in=1` `s...